www.4461.net > sErDEs

sErDEs

其实,大多数MAC芯片的SGMII接口都可以配置成SerDes接口(在物理上完全兼容,只需配置寄存器即可),直接外接光模块,而不需要PHY层芯片,此时时钟速率仍旧是625MHz,不过此时跟SGMII接口不同,SGMII接口速率被提高到1.25Gbps是因为插入了控制信息...

就是将多路低速率的并行信号,按照时分复用的方式转换成高速率的串行信号的接口,一般是指MAC到PHY芯片之间的接口。

前者是以太网MAC与PHY之间的媒体接口(单工) 后者是通用可编程串行接口(双工) serdes是差分输出输入,各一对差分线。 SGMII只是一个普通高速串行信号 SGMII--Serial Gigabit Media Independent Interface SGMII是PHY与MAC之间的接口,类似与G...

原理图/PCB检查 根据SERDES应用手册要求检查原理图和PCB设计。例如对于Xilinx 7系列GTX/GTH SERDES,可以参考UG476的Board Design Guidelines检查原理图和PCB设计。 b) 板上硬件检查 使用示波器/万用表等仪器设备实际测量板上硬件,确认提供给SE...

transceiver里是必然带个SerDes的,但SerDes是FPGA集成的硬核,即数量是有限的,用一个少一个,但SerDes往上的串行到并行转换电路的实现是靠FPGA内部的逻辑实现的,即占资源。 即一个transceiver包括实现串行到并行转换的FPGA逻辑+一个硬核SerDes。

你这是 什么?

FPGA内部自带SERDES的用过XILINX的SPARTAN6系列,altera的EP4CGX系列,当然FPGA外挂TI的SERDES的也做过.具体可以联系keyboard660@163.com

想达到多少速率?如果想和serdes完全一样,那是不可能的,serdes对应有硬核的。

serdes协议只是实现了高速串行数据信号到并行数据信号的转换,其中包含了8B/10B编码,检测数据边界等功能; pcie协议是一个完整的协议,包含物理层、链路层等(这个百度看看就知了),然后pcie协议的物理层就是serdes协议实现的; 使用场合:大...

这些总线接口之间没有直接的关系。但都可以称为差分串行接口,基本都是8b10b转换码实现的串并转换。其它地方根据各自的接口规范来定义,如速率,总线协议等。

网站地图

All rights reserved Powered by www.4461.net

copyright ©right 2010-2021。
www.4461.net内容来自网络,如有侵犯请联系客服。zhit325@qq.com